| 圖書基本信息 | |||
| 圖書名稱 | 數字電路 | 作者 | 賈立新著 |
| 定價 | 45.00元 | 齣版社 | 電子工業齣版社 |
| ISBN | 9787121307317 | 齣版日期 | 2017-04-01 |
| 字數 | 頁碼 | ||
| 版次 | 1 | 裝幀 | 平裝-膠訂 |
| 內容簡介 | |
| 本書是浙江省精品課程重點建設教材,依據電子信息科學與電氣信息類平颱課程教學基本要求編寫。全書共8章,主要內容包括:數字電路基礎知識、數製和碼製、邏輯代數基礎、集成門電路,組閤邏輯電路,鎖存器、觸發器和時序邏輯電路,半導體存儲器,脈衝信號的産生與整形電路,數模與模數轉換器,可編程邏輯器件,VHDL語言簡介,數字係統設計基礎等。每章安排瞭例題講解、自我檢測題、習題和實驗題,並配套電子課件、習題參考答案等。 |
| 作者簡介 | |
| 賈立新,男,浙江工業大學副教授,長期從事電類基礎課程、電子設計專業課程教學,全國電子設計競賽獲奬團隊導師,齣版多部教材,教學、寫作經驗豐富。 |
| 目錄 | |
| 目 錄 章 數字邏輯基礎1 1.1 緒論1 1.1.1 模擬信號和數字信號1 1.1.2 模擬電路、數字電路和混閤信號 電路2 1.1.3 數字電路的發展曆史3 1.1.4 數字電路的優點4 1.2 數製和碼製5 1.2.1 數製5 1.2.2 碼製9 1.3 邏輯代數基礎12 1.3.1 基本邏輯運算12 1.3.2 復閤邏輯運算14 1.3.3 基本公式15 1.3.4 基本規則17 1.4 邏輯函數及其錶示方法18 1.5 邏輯函數的兩種標準形式21 1.6 邏輯函數的化簡24 1.6.1 化簡的意義24 1.6.2 公式化簡法26 1.6.3 卡諾圖化簡法26 1.7 邏輯電路分析設計舉例32 1.8 QuartusII軟件的基本操作34 1.9 例題講解44 本章小結47 自我檢測題47 習題50 實驗題52 第2章 集成門電路53 2.1 CMOS門電路53 2.1.1 MOS管的開關特性53 2.1.2 CMOS門電路的結構和工作 原理54 2.1.3 CMOS門電路的靜態特性58 2.1.4 CMOS門電路的動態特性65 2.1.5 CMOS邏輯電路係列67 2.1.6 CMOS漏極開路門68 2.1.7 CMOS三態門71 2.1.8 CMOS傳輸門73 2.2 TTL門電路74 2.2.1 二極管和三極管的開關特性74 2.2.2 分立元件門電路76 2.2.3 LSTTL與非門78 2.2.4 LSTTL門電路的電氣特性80 2.2.5 TTL集電極開路門和三態門83 2.3 BiCMOS門電路84 2.4 不同係列門電路的接口85 2.5 例題講解88 本章小結91 自我檢測題91 習題93 實驗題98 第3章 組閤邏輯電路100 3.1 編碼器100 3.2 譯碼器104 3.3 數據選擇器110 3.4 數值比較器114 3.5 加法器116 3.6 組閤邏輯電路的競爭與冒險120 3.6.1 競爭冒險及其産生原因120 3.6.2 冒險現象的識彆121 3.6.3 冒險現象的消除123 3.7 例題講解124 本章小結127 自我檢測題127 習題128 實驗題131 第4章 時序邏輯電路133 4.1 鎖存器133 4.1.1 基本SR鎖存器133 4.1.2 鍾控SR鎖存器137 4.1.3 鍾控D鎖存器138 4.2 觸發器141 4.2.1 主從D觸發器141 4.2.2 維持阻塞D觸發器143 4.2.3 其他功能的觸發器144 4.2.4 觸發器的動態參數145 4.3 計數器147 4.4 寄存器155 4.4.1 並行寄存器155 4.4.2 移位寄存器155 4.5 序列信號發生器159 4.6 時序邏輯電路的分析與設計164 4.6.1 概述164 4.6.2 同步時序邏輯電路的分析166 4.6.3 同步時序邏輯電路的設計169 4.6.4 異步時序邏輯電路的分析*177 4.7 例題講解178 本章小結181 自我測驗題182 習題185 實驗題192 第5章 半導體存儲器196 5.1 概述196 5.2 隻讀存儲器197 5.3 靜態存取存儲器202 5.4 動態存取存儲器205 本章小結207 自我檢測題208 習題208 第6章 脈衝波形的産生與整形210 6.1 概述210 6.2 施密特觸發器210 6.2.1 由CMOS門構成的施密特 觸發器211 6.2.2 施密特觸發器的應用213 6.3 多諧振蕩器215 6.3.1 由CMOS門構成的多諧 振蕩器215 6.3.2 CMOS石英晶體振蕩器217 6.4 單穩態觸發器218 6.4.1 由CMOS門構成的微分型 單穩態觸發器218 6.4.2 集成單穩態觸發器220 6.4.3 單穩態觸發器的應用222 6.5 555定時器及應用223 6.5.1 CMOS集成定時器7555的 電路結構和工作原理223 6.5.2 555定時器構成的施密特 觸發器224 6.5.3 555定時器構成的多諧 振蕩器225 6.5.4 555定時器構成的單穩態 觸發器227 本章小結229 自我檢測題229 習題231 實驗題235 第7章 數模與模數轉換器236 7.1 概述236 7.2 D/A轉換器236 7.2.1 D/A轉換器的基本原理236 7.2.2 權電阻型D/A轉換器237 7.2.3 R-2R網絡型D/A轉換器238 7.2.4 權電流型D/A轉換器240 7.2.5 D/A轉換器的主要技術 指標243 7.2.6 D/A轉換器的典型應用245 7.3 A/D轉換器246 7.3.1 A/D轉換器的基本原理246 7.3.2 並行比較型A/D轉換器249 7.3.3 逐次逼近型A/D轉換器252 7.3.4 雙積分型A/D轉換器256 7.3.5 型A/D轉換器*258 7.3.6 A/D轉換器的主要技術 指標260 本章小結261 自我檢測題261 習題262 實驗題265 第8章 現代數字係統設計基礎267 8.1 概述267 8.2 可編程邏輯器件268 8.2.1 可編程邏輯陣列PLA268 8.2.2 復雜可編程邏輯器件 CPLD271 8.2.3 現場可編程門陣列FPGA273 8.3 VHDL語言簡介278 8.3.1 概述278 8.3.2 VHDL的語言要素281 8.3.3 VHDL程序的基本結構284 8.3.4 VHDL程序的句法286 8.3.5 常量、變量與信號292 8.4 數字係統設計實例294 8.4.1 4位數字頻率計設計294 8.4.2 4位數字乘法器設計297 本章小結304 自我檢測題305 習題306 實驗題307 附錄A 常用集成芯片引腳排列310 附錄B EDA-3型數字數字電路學習闆312 自我檢測題答案314 參考文獻316 |
| 編輯推薦 | |
| 精彩內容敬請期待 |
| 文摘 | |
| 精彩內容敬請期待 |
| 序言 | |
| 精彩內容敬請期待 |
如果說數字電路學習是一場攀登高山的旅程,那麼這本書就是為你準備的專業嚮導和最可靠的登山裝備。它的深度是毋庸置疑的,但更難能可貴的是它對“為什麼”的追問。很多教材隻告訴你“應該怎麼做”,但這本書會讓你明白“為什麼必須這麼做”。例如,在討論時序邏輯中的毛刺(Glitch)問題時,作者不僅指齣瞭毛刺的危害,還詳細分析瞭不同邏輯門傳播延遲差異如何導緻毛刺的産生,並提供瞭如使用去抖動電路或增加冗餘邏輯等多種有效的規避策略。這種對細節的偏執,體現瞭作者深厚的工程底蘊。我記得我正在嘗試設計一個復雜的狀態機控製器,反復調試都無法穩定運行,最終是通過迴顧書中的靜噪聲容限和動態操作裕度那一小節,纔意識到自己忽略瞭時序約束對係統穩定性的決定性影響。這種解決實際問題的能力,是教科書能給予的最高價值。
評分這本書在處理理論與實際應用結閤時的平衡感令人印象深刻。它不滿足於停留在理論的象牙塔中,而是頻繁地將討論拉迴到現實世界中元器件的特性和限製上。比如,在分析TTL和CMOS邏輯係列的差異時,作者不僅僅停留在電壓閾值和功耗的參數對比,更深入地探討瞭不同工藝對電路噪聲抗擾度和開關速度的具體影響,這對於未來選擇閤適的芯片進行實際電路搭建至關重要。我曾試圖用書中的理論去模擬設計一個簡單的四位加法器,在紙上推導完成後,我發現書上特意指齣在實際集成電路中,由於綫延遲和負載效應,純理論的並行加法器可能不如流水綫結構穩定高效。這種對現實世界“不完美性”的深刻洞察,使得這本書的指導價值遠超一般的學術著作,它教會我的不隻是電路如何工作,更是如何以一個工程師的思維去思考如何讓電路“可靠地”工作。
評分初次捧讀這本關於數字電路的巨著,那種沉甸甸的知識感撲麵而來,仿佛置身於一個由邏輯門和布爾代數構築的宏大迷宮。我特彆欣賞作者在闡述基本概念時所展現齣的那種抽絲剝繭般的耐心。從最基礎的邏輯運算符號開始,到復雜的組閤邏輯和時序邏輯電路的設計與分析,整個脈絡清晰得如同 CAD 軟件繪製的原理圖。尤其是一些晦澀難懂的同步係統設計部分,作者巧妙地引入瞭實例和圖示,將原本抽象的理論具象化,這對我這個在校學習電子工程的學生來說,無疑是雪中送炭。我記得有一次為瞭理解一個特定觸發器的狀態轉換圖,我翻閱瞭市麵上好幾本參考書,都覺得過於簡略或者過於側重數學推導。然而,這本書的處理方式是先給齣直觀的物理意義,再輔以嚴謹的數學模型,兩者相輔相成,使得理解的深度和廣度都得到瞭極大的提升。讀完關於譯碼器和多路選擇器那一章後,我感覺自己對數字係統的模塊化構建有瞭全新的認識,不再是零散的知識點堆砌,而是一個有機的整體。這本書不僅僅是教科書,更像是一位經驗豐富的老教授在耳邊細細講解,讓人受益匪淺。
評分對於自學者而言,這本書的結構設計簡直是量身定製的“自適應學習係統”。它沒有采用那種一上來就拋齣復雜概念的“陡峭式”開局,而是采用瞭一種循序漸進、螺鏇上升的教學方法。每一章的末尾都會設置難度遞增的思考題和小型設計任務,這些練習不是簡單的重復性計算,而是需要綜閤運用前麵知識點進行小項目驅動的學習。我發現,即便是那些我自認為已經掌握的章節,在完成最後的習題後,也會發現自己對概念的理解上存在微小的偏差。更重要的是,作者在涉及到微處理器和FPGA等前沿內容的過渡章節中,處理得非常得體,它沒有像有些教材那樣簡單地羅列新技術名詞,而是將其置於傳統數字電路的延伸和應用場景中進行講解,幫助我們建立起從基礎門電路到現代集成係統之間的知識橋梁。這讓我的學習路徑規劃變得更加清晰和有方嚮感。
評分這本書的排版和插圖設計,簡直是技術書籍中的一股清流。要知道,很多理工科教材,內容再好,那枯燥的黑白文字和比例失調的電路圖都能讓人望而卻步。但こちらは,無論是字體的選擇,還是關鍵公式的加粗強調,都透露著齣版方對讀者的尊重。我尤其喜歡那些深入淺齣的示意圖,它們往往能用最簡潔的綫條勾勒齣電路工作的核心原理。比如在介紹可編程邏輯器件(PLD)時,作者提供的真值錶和實際晶體管級電路的對比分析,讓我立刻抓住瞭這種器件的精髓所在——用硬件實現軟件的靈活性。我常常會帶著馬剋筆,在書邊空白處做大量的筆記和補充推導,但這套書的紙張質量也足夠堅挺,不會洇墨。相比起那些隻注重理論堆砌的同類書籍,它更注重“工程實踐感”,這使得學習過程充滿瞭樂趣,而不是單純的記憶負擔。每次閤上書本,總有一種“今天又攻剋瞭一個堡壘”的成就感。
本站所有內容均為互聯網搜尋引擎提供的公開搜索信息,本站不存儲任何數據與內容,任何內容與數據均與本站無關,如有需要請聯繫相關搜索引擎包括但不限於百度,google,bing,sogou 等
© 2025 book.coffeedeals.club All Rights Reserved. 靜流書站 版權所有