Cadence高速PCB設計實戰攻略(配視頻教程)

Cadence高速PCB設計實戰攻略(配視頻教程) pdf epub mobi txt 電子書 下載 2025

李增,林超文,蔣修國 著
圖書標籤:
  • PCB設計
  • 高速PCB
  • Cadence
  • 信號完整性
  • 電源完整性
  • 電磁兼容
  • PCB實戰
  • 視頻教程
  • 電子工程
  • 電路設計
想要找書就要到 靜流書站
立刻按 ctrl+D收藏本頁
你會得到大驚喜!!
齣版社: 電子工業齣版社
ISBN:9787121285028
版次:1
商品編碼:11955630
包裝:平裝
叢書名: EDA設計智匯館高手速成係列
開本:16開
齣版時間:2016-05-01
用紙:膠版紙
頁數:664
字數:1062000
正文語種:中文

具體描述

編輯推薦

適讀人群 :電子行業研發人員,電子專業相關的大中專院校學生,電子設計愛好者
  

選擇本書的三大理由:

1. 這是一本由長期在業界著名設計公司從事第一綫的高速電路設計開發工作工程師編寫的圖書,書內融閤瞭作者十多年工作以來接觸並熟練使用Cadence相關EDA工具的經驗、體會和心得。本書力求用工程師能夠聽懂的語言進行知識點講解,用*為簡潔的操作,讓讀者短時間內快速徹底掌握Cadence的使用技巧。

2. 本書從硬件設計工程師和PCB工程師的角度齣發,係統地介紹瞭Cadence 16.6版本,並全麵兼容Cadence 16.X以下版本

3. 這是一本有技術支持的EDA實戰書籍。作者提供以下技術支持渠道。

讀者論壇交流專區:www.eda365.com的書籍專區

讀者QQ群:511682661


  

內容簡介

  

本書的特點就是基於Cadence的軟件操作,係統講述硬件開發流程和過程 ,從原理圖設計到PCB設計,到後級仿真,係統地來說明硬件開發。主要內容包括OrcdCAD Capture CIS,PCB設計的必備知識,Allegro軟件的操作、從導入網絡錶到Gerber産生等,高速電路的必備知識,電路闆的仿真和約束等。

作者簡介

李增,在www.eda365.com 的pads版塊擔任榮譽版主,發錶過許多關於pads使用和高級功能應用的原創教程和視頻教程。1、WWW.EDA365.COM 榮獲榮譽版主稱號,在PADS版塊解決大多數軟件應用的問題。2、興森快捷關於AD,PADS的培訓工作,連續4年培養瞭部門將近100多位設計工程師,並獲得公司和工程師的一緻好評。3、興森快捷CAD事業部內部講師資曆。

目錄

第1章原理圖OrCAD Capture CIS
1.1OrCAD Capture CIS基礎使用
1.1.1新建Project工程文件
1.1.2普通元件放置方法(快捷鍵P)
1.1.3Add library增加元件庫
1.1.4Remove Library移除元件庫
1.1.5當前庫元件的搜索辦法
1.1.6使用Part Search 選項來搜索
1.1.7元件的屬性編輯
1.1.8放置電源和GND的方法
1.2元件的各種連接辦法
1.2.1同一個頁麵內建立互連綫連接
1.2.2同一個頁麵內NET連接
1.2.3無電氣連接的引腳,放置無連接標記
1.2.4不同頁麵間建立互連的方法
1.2.5總綫的使用方法
1.2.6總綫中的說明
1.3瀏覽工程及使用技巧
1.3.1Browse的使用方法
1.3.2瀏覽 Parts元件
1.3.3瀏覽 Nets
1.3.4利用瀏覽批量修改元件的封裝
1.4常見的基本操作辦法
1.4.1選擇元件
1.4.2移動元件
1.4.3鏇轉元件
1.4.4鏡像翻轉元件
1.4.5修改元件屬性
1.4.6放置文本和圖形
1.5創建新元件庫
1.5.1創建新的元件庫
1.5.2創建新的庫元件
1.5.3創建一個Parts的元件
1.5.4創建多個Parts的元件
1.5.5一次放置多個Pins,Pin Array命令
1.5.6低電平有效PIN名稱的寫法
1.5.7利用New Part Creation Spreadsheet創建元件
1.5.8元件庫的常用編輯技巧
1.5.9Homogeneous 類型元件畫法
1.5.10Heterogeneous 類型元件畫法
1.5.11多Parts使用中齣現的錯誤
1.5.12解決辦法
1.6元件增加封裝屬性
1.6.1單個元件增加Footprint 屬性
Cadence高速PCB設計實戰攻略(配視頻教程)目錄1.6.2元件庫中添加Footprint 屬性,更新到原理圖
1.6.3批量添加Footprint 屬性
1.7相應的操作生成網絡錶相關內容
1.7.1原理圖編號
1.7.2進行DRC 檢查
1.7.3DRC警告和錯誤
1.7.4統計元件PIN數
1.8創建元件清單
1.8.1標準元件清單
1.8.2Bill of Material 輸齣
第2章Cadence的電路設計流程
2.1Cadence 闆級設計流程
2.1.1原理圖設計階段
2.1.2PCB設計階段
2.1.3生産文件輸齣階段
2.2Allegro PCB 設計流程
2.2.1前期準備工作
2.2.2PCB闆的結構設計
2.2.3導入網絡錶
2.2.4進行布局、布綫前的仿真評估
2.2.5在約束管理中建立約束規則
2.2.6手工布局及約束布局
2.2.7手工進行布綫或自動布綫
2.2.8布綫完成以後進行後級仿真
2.2.9網絡、DRC檢查和結構檢查
2.2.10布綫優化和絲印
2.2.11輸齣光繪製闆
第3章工作界麵介紹及基本功能
3.1Allegro PCB Designer啓動
3.2軟件工作的主界麵
3.3鼠標的功能
3.4鼠標的Stroke功能
3.5Design parameters命令的Display選項卡
3.6Design parameters命令的Design選項卡
3.7Design parameters命令的Text選項卡
3.8Design parameters命令的Shape選項卡
3.9Design parameters命令的Flow planning選項卡
3.10Design parameters命令的Route選項卡
3.11Design parameters命令的Mfg Applications選項卡
3.12格點設置
3.13Allegro中的層和層設置
3.14PCB疊層
3.15層麵顯示控製和顔色設置
3.16Allegro 常用組件
3.17腳本錄製
3.18用戶參數及變量設置
3.19快捷鍵設置
3.20Script腳本做成快捷鍵
3.21常用鍵盤命令
3.22走綫時用快捷鍵改綫寬
3.23定義快捷鍵換層放Via
3.24係統默認快捷鍵
3.25文件類型介紹
第4章焊盤知識及製作方法
4.1元件知識
4.2元件開發工具
4.3元件製作流程和調用
4.4獲取元件庫的方式
4.5PCB正片和負片
4.6焊盤的結構
4.7Thermal Relief和Anti Pad
4.8Pad Designer
4.9焊盤的命名規則
4.10SMD錶麵貼裝焊盤的製作
4.11通孔焊盤的製作(正片)
4.12製作Flash Symbol
4.13通孔焊盤的製作(正負片)
4.14DIP元件引腳尺寸和焊盤尺寸的關係
4.15SMD元件引腳尺寸和焊盤尺寸的關係
4.16SMD分立元件引腳尺寸和焊盤尺寸的關係
4.17常用的過孔孔徑和焊盤尺寸的關係
4.18實例:安裝孔或固定孔的製作
4.19實例:自定義錶麵貼片焊盤
4.20實例:製作空心焊盤
4.21實例:不規則帶通孔焊盤的製作
第5章元件封裝命名及封裝製作
5.1SMD分立元件封裝的命名方法
5.2SMD IC芯片的命名方法
5.3插接元件的命名方法
5.4其他常用元件的命名方法
5.5元件庫文件說明
5.6實例:0603電阻封裝製作
5.7實例:LFBGA100封裝
5.8利用封裝嚮導製作msop8封裝
5.9實例:插件電源插座封裝製作
5.10實例:圓形鍋仔片封裝製作
5.11實例:花狀固定孔的製作辦法
5.12實例:LT3032 DE14MA封裝製作
第6章電路闆創建與設置
6.1電路闆的組成要素
6.2使用嚮導創建電路闆
6.3手工創建電路闆
6.4手工繪製電路闆外框Outline
6.5闆框倒角
6.6創建允許布綫區域Route Keepin
6.7創建元件放置區域Package Keepin
6.8用Z-Copy創建Route Keepin和Package Keepin
6.9創建和添加安裝孔或定位孔
6.10導入DXF闆框
6.11尺寸標注
6.12Cross-section
6.13設置疊層結構
第7章Netlist網絡錶解讀及導入
7.1網絡錶的作用
7.2網絡錶的導齣,Allegro方式
7.3Allegro方式網絡錶解讀
7.4網絡錶的導齣,Other方式
7.5Other方式網絡錶解讀
7.6Device文件詳解
7.7庫路徑加載
7.8Allegro方式網絡錶導入
7.9Other方式網絡錶導入
7.10網絡錶導入常見錯誤和解決辦法
第8章PCB闆的疊層與阻抗
8.1PCB層的構成
8.2閤理確定PCB層數
8.3疊層設置的原則
8.4常用的層疊結構
8.5電路闆的特性阻抗
8.6疊層結構的設置
8.7Cross Section中的阻抗計算
8.8廠商的疊層與阻抗模闆
8.9Polar SI9000阻抗計算
第9章電路闆布局
9.1PCB布局要求
9.1.1可製造性設計(DFM)
9.1.2電氣性能的實現
9.1.3閤理的成本控製
9.1.4美觀度
9.2布局的一般原則
9.3布局的準備工作
9.4手工擺放相關窗口的功能
9.5手工擺放元件
9.6元件擺放的常用操作
9.6.1移動元件
9.6.2移動(Move)命令中鏇轉元件
9.6.3尚未擺放時設置鏇轉
9.6.4修改默認元件擺放的鏇轉角度
9.6.5一次進行多個元件鏇轉
9.6.6鏡像已經擺放的元件
9.6.7擺放過程中的鏡像元件
9.6.8右鍵Mirror鏡像元件
9.6.9默認元件擺放鏡像
9.6.10元件對齊操作
9.6.11元件位置交換Swap命令
9.6.12Highlight和Dehighlight
9.7Quick Place窗口
9.8按Room擺放元件
9.8.1給元件賦Room屬性
9.8.2按Room擺放元件
9.9原理圖同步按Room擺放元件
9.10按照原理圖頁麵擺放元件
9.11Capture和Allegro的交互布局
9.12飛綫Rats的顯示和關閉
9.13SWAP Pin 和Function功能
9.14元件相關其他操作
9.14.1導齣元件庫
9.14.2更新元件(Update Symbols)
9.14.3元件布局的導齣和導入
9.15焊盤Pad的更新、修改和替換
9.15.1更新焊盤命令
9.15.2編輯焊盤命令
9.15.3替換焊盤命令
9.16陣列過孔(Via Arrays)
9.17模塊復用
第10章Constraint Manager約束規則設置
10.1約束管理器(Constraint Manager)介紹
10.1.1約束管理器的特點
10.1.2約束管理器界麵介紹
10.1.3與網絡有關的約束與規則
10.1.4物理和間距規則
10.2相關知識
10.3布綫DRC及規則檢測開關
10.4修改默認約束規則
10.4.1修改默認物理約束Physical
10.4.2修改過孔Vias約束規則
10.4.3修改默認間距約束Spacing
10.4.4修改默認同網絡間距約束Same Net Spacing
10.5新建擴展約束規則及應用
10.5.1新建物理約束Physical及應用
10.5.2新建間距約束Spacing及應用
10.5.3新建同網絡間距約束Same Net Spacing及應用
10.6Net Class的相關應用
10.6.1新建Net Class
10.6.2Net Class內的對象編輯
10.6.3對Net Class添加Physical約束
10.6.4Net Class添加Spacing約束
10.6.5Net Class-Class間距規則
10.7區域約束規則
10.8Net屬性
10.9DRC
10.10電氣規則
10.11電氣布綫約束規則及應用
10.11.1連接(Wiring)約束及應用
10.11.2過孔(Vias)約束及應用
10.11.3阻抗(Impedance)約束及應用
10.11.4最大/最小延遲或綫長約束及應用
10.11.5總綫長(Total Etch Length)約束及應用
10.11.6差分對約束及應用
10.11.7相對等長約束及應用
第11章電路闆布綫
11.1電路闆基本布綫原則
11.1.1電氣連接原則
11.1.2安全載流原則
11.1.3電氣絕緣原則
11.1.4可加工性原則
11.1.5熱效應原則
11.2布綫規劃
11.3布綫的常用命令及功能
11.3.1Add Connect增加布綫
11.3.2Add Connect右鍵菜單
11.3.3調整布綫命令Slide
11.3.4編輯拐角命令Vertex
11.3.5自定義走綫平滑命令Custom smooth
11.3.6改變命令Change
11.3.7刪除布綫命令Delete
11.3.8剪切命令Cut
11.3.9延遲調整命令Delay Tuning
11.3.10元件扇齣命令Fanout
11.4差分綫的注意事項及布綫
11.4.1差分綫的要求
11.4.2差分綫的約束
11.4.3差分綫的布綫
11.5群組的注意事項及布綫
11.5.1群組布綫的要求
11.5.1群組布綫
11.6布綫高級命令及功能
11.6.1Phase Tune 差分相位調整
11.6.2Auto-interactive Phase Tune 自動差分相位調整
11.6.3Auto Interactive Delay Tune 自動延遲調整
11.6.4Timing Vision命令
11.6.5Snake mode蛇形布綫
11.6.6Scribble mode草圖模式
11.6.7Duplicate drill hole過孔重疊檢查
11.7布綫優化Gloss
11.8時鍾綫要求和布綫
11.8.1時鍾綫要求
11.8.2時鍾綫布綫
11.9USB接口設計建議
11.9.1電源和阻抗的要求
11.9.2布局與布綫
11.10HDMI接口設計建議
11.11NAND Flash 設計建議
第12章電源和地平麵處理
12.1電源和地處理的意義
12.2電源和地處理的基本原則
12.2.1載流能力
12.2.2電源通道和濾波
12.2.3分割綫寬度
12.3內層鋪銅
12.4內層分割
12.5外層鋪銅
12.6編輯銅皮邊界
12.7挖空銅皮
12.8銅皮賦予網絡
12.9刪除孤島
12.10閤並銅皮
12.11銅皮屬性設置
12.11.1Shape fill選項卡
12.11.2Void controls選項卡
12.11.3Clearances 選項卡
12.11.4Thermal relief connects選項卡
第13章製作和添加測試點與MARK點
13.1測試點的要求
13.2測試點的製作
13.2.1啓動工具
13.2.2設置測試點參數
13.2.3保存焊盤文件
13.3自動加入測試點
13.3.1選擇命令
13.3.2Preferences功能組的參數設置
13.3.3Padstack Selection選項卡(指定測試點)
13.3.4Probe Types選項卡(探針的類型)
13.3.5Testprep Automatic自動添加測試點
13.3.6添加測試點
13.3.7查看測試點報告
13.4手動添加測試點
13.4.1手動添加測試點命令
13.4.2手動執行添加
13.4.3修改探針圖形
13.5加入測試點的屬性
13.6Mark點製作規範
13.7Mark點的製作與放置
第14章元件重新編號與反標
14.1部分元件重新編號
14.2整體元件重新編號
14.3用PCB文件反標
14.4使用Allegro網絡錶同步
第15章絲印信息處理和BMP文件導入
15.1絲印的基本要求
15.2字號參數調整
15.3絲印的相關層
15.3.1Components元件屬性顯示
15.3.2Package Geometry元件屬性顯示
15.3.3Board Geometry絲印屬性顯示
15.3.4Manufacturing絲印屬性顯示
15.4手工修改元件編號
15.4.1修改元件編號方法1
15.4.2修改元件編號方法2
15.4.3手工修改元件編號中齣現的問題
15.5Auto Silkscreen生成絲印
15.5.1打開Auto Silkscreen窗口
15.5.2設置參數
15.5.3執行命令
15.6手工調整和添加絲印
15.6.1統一絲印字號
15.6.2絲印位置調整
15.6.3翻闆調整Bottom絲印
15.6.4絲印畫框區分元件
15.6.5添加絲印文字
15.7絲印導入的相關處理
15.7.1增加中文字
15.7.2增加Logo
第16章DRC錯誤檢查
16.1Display Status
16.1.1執行命令彈齣窗口
16.1.2Symbols and nets
16.1.3Shapes 銅皮圖形的狀態顯示
16.1.4Dynamic fill
16.1.5DRCs 狀態報告
16.1.6Statistics統計的顯示
16.2DRC錯誤排除
16.2.1綫到綫的間距錯誤
16.2.2綫寬的錯誤
16.2.3元件重疊的錯誤
16.3報告檢查
16.3.1Reports查看報告
16.3.2Quick Reports查看報告
16.3.3Database Check
16.4常見的DRC錯誤代碼
第17章Gerber光繪文件輸齣
17.1Gerber文件格式說明
17.1.1RS-274D
17.1.2RS-274X
17.2輸齣前的準備
17.2.1Design Parameters檢查
17.2.2鋪銅參數檢查
17.2.3層疊結構檢查
17.2.4Status窗口DRC的檢查
17.2.5Database Check
17.2.6設置輸齣文件的文件夾和路徑
17.3生成鑽孔數據
17.3.1鑽孔參數的設置
17.3.2自動生成鑽孔圖形
17.3.3放置鑽孔圖和鑽孔錶
17.3.4生成鑽孔文件
17.3.5生成NC Route文件
17.4生成疊層截麵圖
17.5Artwork參數設置
17.5.1Film Control選項卡
17.5.2General Parameters選項卡
17.6底片操作與設置
17.6.1底片的增加操作
17.6.2底片的刪除操作
17.6.3底片的修改操作
17.6.4設置底片選項
17.7光繪文件的輸齣和其他操作
17.7.1光繪範圍(Photoplot Outline)
17.7.2生成 Gerber文件
17.7.3經常會齣現的兩個警告
17.7.4嚮工廠提供文件
17.7.5Valor檢查所需文件
17.7.6SMT所需坐標文件
17.7.7瀏覽光繪文件
17.7.8打印PDF
第18章電路闆設計中的高級技巧
18.1團隊閤作設計
18.1.1團隊閤作設計流程
18.1.2使能Team Design
18.1.3創建設計區域 Create Partitions
18.1.4查看劃分區域
18.1.5接口規劃GuidePort
18.1.6設計流程管理
18.2數據的導入和導齣
18.2.1導齣Sub Drawing文件
18.2.2導入Sub Drawing文件
18.2.3導齣和導入絲印文件
18.2.4導齣和導入Tech File文件
18.3電路闆拼闆
18.3.1測量電路闆的尺寸
18.3.2使用Copy命令復製對象
18.3.3絲印編號的創建
18.3.4齣現DRC錯誤的問題
18.3.5拼闆增加工藝邊
18.3.6拼闆增加Mark
18.4設計鎖定
18.5無焊盤功能
18.6模型導入和3D預覽
18.6.1Step模型庫路徑的設置
18.6.2Step模型的關聯
18.6.3實例調整Step位置關聯
18.6.4關聯闆級Step模型
18.6.53D預覽
18.6.6Step導齣
18.7可裝配性檢查
18.7.1執行可裝配性檢查
18.7.2可裝配性的規則設置
18.7.3檢查元件間距
18.7.4檢查元件擺放
18.7.5檢查設計中的孔
18.7.6檢查焊盤的跨距軸嚮
18.7.7檢查測試點
18.7.8檢查和查找錯誤
18.8跨分割檢查
18.9Shape編輯模式
18.9.1進入Shape編輯模式
18.9.2Shape編輯操作
18.10新增的繪圖命令
18.10.1延伸綫段(Extend Segments)
18.10.2修剪綫段(Trim Segments)
18.10.3連接綫(Connect Lines)
18.10.4添加平行綫(Add Parallel Line)
18.10.5添加垂直綫(Add Perpendicular Line)
18.10.6添加相切綫(Add Tangent Line)
18.10.7畫綫刪除(Delete By Line)
18.10.8畫矩形刪除(Delete By Rectangle)
18.10.9偏移復製(Offset Copy)
18.10.10偏移移動(Offset Move)
18.10.11相對復製(Relative Copy)
18.10.12相對移動(Relative Move)
第19章HDI高密度闆設計應用
19.1HDI高密度互連技術
19.1.1HDI高密度互連技術
19.1.2HDI高密度互連技術應用
19.2通孔、盲孔、埋孔的選擇
19.2.1過孔
19.2.2盲孔(Blind Via)
19.2.3埋孔(Buried Via)
19.2.4盲孔和埋孔的應用
19.2.5高速PCB中的過孔
19.3HDI的分類
19.3.1一階HDI技術
19.3.2二階HDI技術
19.3.3三階HDI技術
19.3.4任意階的HDI
19.3.5多階疊孔的HDI
19.3.6典型HDI結構
19.4HDI設置及應用
19.4.1設置參數和疊層
19.4.2定義盲埋孔和應用
19.4.3盲埋孔設置約束規則
19.4.4盲埋孔的擺放使用
19.4.5盲埋孔常見錯誤與排除
19.5相關的設置和約束
19.5.1清除不用的堆疊過孔
19.5.2過孔和焊盤DRC模式
19.5.3Via-Via Line Fattening命令
19.5.4Microvia微孔
19.5.5BB Via Stagger
19.5.6Pad-Pad Connect命令
19.5.7Gerber中去除未連接的過孔焊盤
19.6埋入式元件設置
19.6.1添加元件屬性
19.6.2埋入式元件疊層設置
19.6.3擺放埋入式元件
19.7埋入式元件數據輸齣
19.7.1生成疊層截麵圖和鑽孔圖
19.7.2輸齣報告和IPC-D-356A文件
19.7.3輸齣Gerber光繪文件
第20章高速電路DDR內存PCB設計
20.1DDR內存相關知識
20.1.1DDR芯片引腳功能
20.1.2DDR存儲陣列
20.1.3差分時鍾
20.1.4DDR重要的時序指標
20.2DDR的拓撲結構
20.2.1T形拓撲結構
20.2.2菊花鏈拓撲結構
20.2.3Fly-by拓撲結構
20.2.4多片DDR拓撲結構
20.3DDR的設計要求
20.3.1主電源VDD和VDDQ
20.3.2參考電源VRF
20.3.3端接技術
20.3.4用於匹配的電壓VTT
20.3.5時鍾電路
20.3.6數據DQ和DQS
20.3.7地址綫和控製綫
20.4DDR的設計規則
20.4.1DDR信號的分組
20.4.2互連通路拓撲
20.4.3布綫長度匹配
20.4.4阻抗、綫寬和綫距
20.4.5信號組布綫順序
20.4.6電源的處理
20.4.7DDR的布局
20.5實例:DDR2的PCB設計(4片DDR)
20.5.1元件的擺放
20.5.2XNET設置
20.5.3設置疊層計算阻抗綫
20.5.4信號分組創建Class
20.5.5差分對建立約束
20.5.6建立綫寬、綫距離約束
20.5.7自定義T形拓撲
20.5.8數據組相對等長約束
20.5.9地址、控製組、時鍾相對等長約束
20.5.10布綫的相關操作
20.6實例:DDR3的PCB設計(4片DDR)
20.6.1元件的擺放
20.6.2信號分組創建Class
20.6.3差分對建立約束
20.6.4建立綫寬、綫距離約束
20.6.5自定義Fly-by拓撲
20.6.6數據組相對等長約束
20.6.7地址、控製組、時鍾相對等長約束
20.6.8走綫規劃和扇齣
20.6.9電源的處理
20.6.10布綫的相關操作
20.7DDR常見的布局、布綫辦法

前言/序言

前言

PCB設計是電子工程師、硬件工程師、EMC/SI/PI工程師、信號仿真工程師等的基本功,無論何種電路設計或仿真分析最後都要通過PCB電路闆進行互連實現。隨著電子産品功能的日益復雜和性能的不斷提高,PCB設計的密度及其相關器件的頻率都在不斷攀升,加之HDI(高密度互連)加工工藝及高密度小型的器件封裝技術的發展給今天的PCB設計帶來瞭更為嚴肅的挑戰。為瞭高可靠、短時間內完成PCB設計工作,就需要一款高性能的EDA軟件,Cadence當之無愧地成為首選,一直以來受到瞭廣大工程師的青睞和推崇。

Cadence是一款強大的電子設計係統軟件,它涵蓋瞭電子設計的整個流程,包括原理圖設計、PCB闆圖繪製、布綫封裝、仿真和信號分析等都可以通過此軟件來實現。本書選取瞭當前使用最廣泛的原理圖OrCAD Capture CIS和Allegro係統互連設計平颱作為案例,對闆級係統互連做重點講解。

從闆級電路設計來看,電路設計的主要流程概括起來分為3個階段,即原理圖設計階段、PCB設計階段和生産文件輸齣階段。

原理圖設計階段,主要的工作有原理圖的繪製、原理圖元件庫的製作、DRC錯誤的檢查、網絡錶的輸齣等。使用的工具主要為OrCAD Capture CIS,其本身為原理圖設計軟件,提供瞭原理圖的輸入與分析的環境,能夠真正完成工程的同步設計,並且與Allegro高度集成,無論從此原理圖輸入軟件導齣到PCB設計軟件,還是從PCB設計軟件反標迴來都是非常方便的。

PCB設計階段,主要工作有元件封裝的製作、網絡錶的導入、闆框的繪製、Constraint Manager約束規則的設置、元件的布局、元件的布綫、層疊的設置、阻抗的計算模闆應用、電源和地平麵的處理、測試點、MARK點、絲印處理、HDI高密度芯片、高速內存DDR設計等。使用的工具為Allegro PCB Editor 、Allegro PCB SI等。PCB設計階段是最耗費時間的階段,也是最重要的階段,工作量最大的是布局、布綫、仿真等步驟。硬件工程師在此階段應對原理圖中各自電路模塊的功能做詳細瞭解,掌握芯片的電源需求,熟悉芯片的功能;能夠做好電源功率的分配,並且分清楚電路中各個模塊的作用,以便於在布局中對電路分區域、分模塊來布置。能夠對電路的關鍵信號USB、LVDS、HDMI、PCI-E、DDR有一定的認識;能夠從原理圖中來區分這些常見的接口電路;對擁有這些接口電路的芯片有一定的時序概念。高速PCB設計中要求工程師對信號完整性和電源完整性有研究,能夠計算阻抗、分析微帶綫和帶狀綫布綫規劃;能夠利用Allegro PCB SI的工具對布局和布綫進行約束評估,可以基於IBIS或DML模型建立及提取電路模型,設置激勵源進行仿真分析,通過分析來建立起布綫約束。

生産文件輸齣階段,主要的工作有元件標號絲印的處理、鑽孔文件的輸齣、Artwork光繪文件的生成、BOM錶的處理等。生産文件輸齣階段主要使用工具為Allegro PCB Editor。

本書作者長期在業界著名設計公司從事第一綫的高速電路設計開發工作,接觸並熟練使用Cadence相關EDA工具作為設計和教學平颱,如OrCAD Capture CIS、Allegro和Sigrity等。本書立足實踐,結閤實際工作中的案例,並加以輔助分析。在PCB設計領域,真正的高手能夠將PCB設計做成一件藝術品。那麼高手們是如何鍛煉而成的呢?一方麵需要自己的勤奮實踐,俗話說得好,高手們都是用大量的PCB設計“堆”齣來的;另一方麵更需要有“武功秘籍”。希望本書能成為高手們手中的一本秘籍。

Cadence高速PCB設計實戰攻略(配視頻教程)前言全書共有20章,各章的內容介紹如下。

第1章介紹瞭原理圖OrCAD Capture CIS工具的使用,主要內容有新建工程,庫文件的使用,修改元件屬性,元件互連,瀏覽工程及搜索,元件的基本操作,創建新元件庫,元件增加封裝,原理圖編號,DRC檢查,創建BOM清單等。因篇幅所限,本章的內容采用簡述的方式進行。

第2章介紹瞭Cadence的闆級電路設計的主體流程,即原理圖設計階段、PCB設計階段和生産文件輸齣階段。介紹瞭Allegro PCB 設計流程和各階段的設計內容。

第3章介紹瞭Allegro PCB Editor的工作界麵和基本功能,主要內容有Design Parameters界麵介紹,柵格點設置,Groups、Classes 和 SubClasses,層麵顯示控製和顔色設置,常用組件,腳本錄製,用戶參數及變量設置,Script腳本做成快捷鍵,常用鍵盤命令,文件類型等。

第4章介紹瞭焊盤知識及製作辦法,主要內容有元件知識,元件開發工具,元件製作和調用流程,PCB的正片和負片,焊盤結構,焊盤的命名規則,通孔焊盤,錶貼焊盤,Flash Symbol,元件引腳尺寸和焊盤尺寸的關係等。並給齣瞭4個實例:安裝孔、自定義錶貼焊盤、空心焊盤、不規則帶通孔焊盤。這4種焊盤可以涵蓋所有常見的焊盤類型,讀者可以參考這4種焊盤製作的流程,製作齣實際工程中的常見焊盤。

第5章介紹瞭元件封裝命令及封裝製作,主要內容有各種元件的命名方法,元件庫命名方法,利用嚮導製作元件封裝。並給齣6個實例來說明不同類型的元件製作辦法,讀者可以參考這6個實例,製作齣工程中所需要的元件封裝庫。

第6章介紹瞭電路闆的創建和設置,主要內容有電路闆的組成要素,使用嚮導創建電路闆,手動創建電路闆,導入闆框,闆框倒角,設置允許布綫和擺放區域,創建和添加安裝孔,尺寸標注,設置疊層等。

第7章講解瞭Netlist網絡錶解讀及導入,主要內容有網絡錶的作用,Allegro網絡錶的導齣及解讀,Other網絡錶的導齣及解讀,Device文件解讀,元件庫的路徑加載設置,Allegro和Other網絡錶的導入,網絡錶導入常見錯誤及解決辦法等。

第8章講解瞭PCB闆的疊層和阻抗,主要內容有PCB疊層的構成,層數的確定,疊層的設置,常用的疊層結構,電路闆特性阻抗,阻抗的計算,廠商的疊層和阻抗模闆的使用,Polar SI9000阻抗計算等。

第9章講解瞭電路闆的布局,主要內容有PCB布局的要求,布局的一般原則,布局的準備工作,手工布局擺放的相關窗口及功能,手工元件擺放的命令,Capture和Allegro的交互布局,導齣元件庫,更新元件,元件布局導齣和導入,焊盤的更新、替換、編輯,陣列過孔的使用,模塊復用等。

第10章講解瞭Constraint Manager約束管理器,主要內容有約束管理器的相關知識介紹,各種約束規則的檢查開關設置,默認和新建物理約束、過孔約束、間距約束、同網絡間距約束、NET CLASS的相關約束、區域約束、DRC、電氣布綫約束及應用等。其中對高速走綫中經常用到的拓撲約束、最大/最小綫延遲和綫長約束、總綫長約束、差分綫約束、相對等長約束等都做瞭詳細的實例講解。

第11章講解瞭電路闆布綫,主要內容有布綫的基本原則,布綫的規劃,布綫常用命令及功能,差分綫的注意事項,布綫群組的注意事項,布綫高級命令及功能,布綫優化Gloss,布綫時鍾要求,布綫USB接口設計建議、HDMI接口設計建議、NAND Flash 設計建議等。

第12章講解瞭電源和地平麵處理,主要內容有電源和地平麵處理的意義和基本原則,內層鋪銅與分割,銅皮挖空與增加網絡、刪除孤島、閤並銅皮、設置銅皮的屬性等。

第13章講解瞭製作和添加測試點與MARK點,主要內容有測試點的要求,測試點的製作,自動添加測試點,手動添加測試點,設置加入測試點的屬性、MARK點製作規範、MARK點製作與放置等。

第14章講解瞭元件重新編號和反標,主要內容有部分元件重新編號,整體元件重新編號, 用PCB文件反標, 用Allegro網絡錶同步等。

第15章講解瞭絲印信息處理和BMP文件導入,主要內容有絲印的基本要求,字號參數調整,絲印的相關層,手工修改元件編號,Auto Silkscreen生成絲印,手工調整和添加絲印,絲印導入相關處理等。

第16章講解瞭DRC錯誤檢查,主要內容有Display Status窗口的使用技巧,DRC錯誤排除,報告檢查,常見的DRC錯誤代碼等。

第17章講解瞭Gerber光繪文件輸齣,主要內容有Gerber文件格式說明,輸齣前的準備,生成鑽孔數據,Artwork參數設置,底片操作與設置,光繪文件的輸齣和其他操作等。

第18章講解瞭電路闆設計中的高級技巧,主要內容有團隊閤作設計,數據的導入和導齣,電路闆拼闆,設計鎖定,無焊盤功能,模型導入和3D預覽,可裝配性檢查,跨分割檢查,Shape編輯模式,新增的繪圖命令等。

第19章講解瞭HDI高密度闆設計應用,主要內容有HDI高密度互連技術、通孔、盲孔、埋孔選擇,HDI的分類,HDI設置及應用,相關的設置和約束,埋入式元件設置,埋入式元件數據輸齣等。

第20章講解瞭高速電路DDR內存PCB設計,主要內容有DDR內存相關知識,DDR的拓撲結構,DDR的設計要求,DDR的設計規則,DDR常見的布局布綫辦法等。並給齣瞭實例DDR2的PCB設計(4片DDR)和DDR3的PCB設計(4片DDR),均從元件布局、信號分組、建立綫寬及綫距、拓撲約束、等長設置、走綫規劃扇齣、電源處理、布綫等全麵介紹瞭DDR的PCB設計技巧。

本書內容融閤瞭作者十多年來工作的經驗、體會和心得。本書反饋郵箱為396268890@qq.com,真誠希望能得到來自讀者的寶貴意見和建議。同時,為保證學習效果,特開通瞭本書的讀者交流QQ群(群號:511682661)。書中部分實例文件和視頻教程也可在QQ群中下載。

由於日常工作繁忙,本書前期經過大量的準備工作,曆經兩年時間,期間查閱瞭大量設計資料,參考和引用瞭很多同類資料的相關內容和Cadence公司的相關技術資料,在此嚮這些資料的作者和Cadence公司緻以深深的謝意。在本書編寫過程中,還得到瞭李亞琦工程師的



Cadence高速PCB設計實戰攻略(配視頻教程):深度解析與高效實踐 在瞬息萬變的電子設計領域,高速PCB(Printed Circuit Board)設計扮演著至關重要的角色。隨著電子産品的集成度不斷提高、性能要求日益嚴苛,對PCB設計精度的要求也達到瞭前所未有的高度。本書《Cadence高速PCB設計實戰攻略(配視頻教程)》旨在為廣大電子工程師、PCB設計人員以及相關專業的學生提供一套係統、深入且實用的高速PCB設計指南。我們不局限於軟件操作的錶麵,而是深入剖析高速信號傳輸的物理原理,以及如何在Cadence Allegro等業界領先的設計工具中,將這些理論知識轉化為切實可行的高性能設計方案。 本書的編寫哲學是以“實戰”為導嚮,以“攻略”為形式,力求讓讀者在掌握理論知識的同時,能夠快速上手,解決實際設計中遇到的各種挑戰。我們深知,理論的海洋固然廣闊,但缺少瞭實踐的經驗,便如同紙上談兵。因此,本書將大量篇幅用於講解如何在Cadence環境中,針對高速信號的特性,進行精細化的布局、布綫、阻抗匹配、電源完整性分析、信號完整性仿真等關鍵環節。 核心內容模塊解析: 第一部分:高速PCB設計的基礎理論與原理 在正式進入Cadence工具的實操之前,充分理解高速PCB設計的底層邏輯是必不可少的。本部分將從物理層麵深入剖析以下關鍵概念: 傳輸綫理論與特性阻抗: 詳細闡述信號在PCB走綫上的傳播過程,如何理解和計算走綫的特性阻抗。我們將探討不同PCB疊層結構、走綫寬度、介質厚度、介電常數等因素對特性阻抗的影響,並提供實際計算公式與工具的使用方法。理解這一點是實現信號完整性的基石。 反射與信號失真: 講解阻抗不匹配導緻的信號反射,以及反射如何造成信號幅度、時序的畸變。我們將通過圖示和仿真結果,生動展示反射的形成過程和對高速信號的影響,並初步引入匹配技術的概念。 串擾(Crosstalk)與 EMI/EMC: 深入分析高速信號之間的電磁耦閤,如何産生串擾,以及串擾對信號質量造成的危害。同時,我們將探討PCB設計中電磁兼容性(EMC)與電磁乾擾(EMI)的基本原理,以及設計上的考量如何影響産品的EMC/EMI錶現。 電源完整性(Power Integrity, PI)與信號完整性(Signal Integrity, SI): 明確區分PI和SI,並強調它們之間的相互關聯性。PI關注的是為芯片和電路提供穩定、乾淨的電源,而SI則側重於信號在傳輸過程中的質量。本書將係統講解如何通過閤理的電源分配網絡(PDN)設計來保證PI,以及如何通過精細的布綫和端接來保障SI。 眼圖(Eye Diagram)分析: 引入眼圖作為衡量高速信號質量的核心指標,詳細解讀眼圖的各項參數(如眼高、眼寬、抖動等)的意義,以及如何通過眼圖來評估設計方案的可行性。 第二部分:Cadence Allegro 平颱下的高速PCB設計流程與實戰 本部分是本書的核心,我們將以Cadence Allegro as a platform(包括Allegro PCB Editor, SigXplorer, PowerSI等工具)為載體,循序漸進地展示一個完整的高速PCB設計流程。 項目建立與庫管理: 原理圖設計協同: 強調原理圖設計的重要性,以及如何與PCB布局布綫緊密結閤。講解在Cadence OrCAD/Allegro中進行元器件選型、封裝定義、網絡創建等基礎操作。 PCB庫的建立與管理: 詳細介紹如何創建和管理PCB封裝庫,包括引腳定義、焊盤形狀、過孔規格等關鍵參數的設置。重點講解對於高密度、高引腳數的BGA等器件,如何高效建立精確的PCB庫。 PCB設計參數設置: 講解Allegro PCB Editor中的關鍵設計規則設置,包括DRC(Design Rule Check)規則的配置、單位設置、顯示層管理等,為後續的布局布綫奠定基礎。 高速PCB布局策略與技巧: 器件的選型與擺放原則: 針對高速器件,講解如何根據信號流嚮、功耗、散熱、電磁兼容性等因素進行閤理的器件選型和初步擺放。 關鍵信號網絡的布局: 重點講解差分對、時鍾信號、DDR信號、PCIe信號等高速信號網絡的布局策略。如何根據信號的特性,預留足夠的空間,避免與其他信號發生乾擾。 電源與地網絡的規劃: 詳細闡述電源分配網絡(PDN)的設計理念,包括電源層、地層的使用、去耦電容的布局與選型、電源與地的完整性分析。 散熱與結構考慮: 強調PCB布局與散熱、機械結構之間的協同設計,避免過高的局部溫度影響信號質量和産品壽命。 高速PCB布綫技術與優化: 特性阻抗控製布綫: 講解如何在Allegro中進行精確的走綫寬度、間距、層間疊層設置,以實現目標特性阻抗。提供常用阻抗值(如50歐姆單端,100歐姆差分)的實際布綫示例。 差分對布綫: 深入講解差分對的布綫規則,包括長度匹配、綫間距控製、蛇形綫的使用、換層處理等,確保信號的時序和共模抑製。 多層PCB布綫策略: 針對高速多層PCB,講解不同信號層、電源層、地層之間的協同布綫,如何優化信號路徑,減少迴流路徑。 過孔(Via)的影響與優化: 分析過孔對信號完整性的影響,包括過孔的寄生電感、寄生電容。講解如何選擇閤適的過孔類型(如微過孔、埋盲過孔),以及如何進行過孔優化(如添加過孔屏蔽、減小過孔尺寸)。 信號完整性(SI)分析與仿真: SigXplorer/HyperLynx等工具的使用: 詳細介紹如何使用Cadence SigXplorer或集成的SI仿真工具,對關鍵高速信號網絡進行仿真分析。 仿真參數設置與結果解讀: 講解如何設置仿真模型、驅動器/接收器模型、傳輸綫模型等,並如何解讀仿真得到的眼圖、時域波形、S參數等。 基於仿真結果的優化: 如何根據仿真結果,調整走綫參數、選擇閤適的端接電阻、優化阻抗匹配,以達到設計要求。 電源完整性(PI)分析與仿真: PowerSI/HyperLynx PI等工具的使用: 詳細介紹如何使用Cadence PowerSI或集成的PI仿真工具。 PDN阻抗分析: 講解如何對電源分配網絡進行阻抗分析,評估其在高頻下的性能。 去耦電容的選型與布局優化: 基於仿真結果,指導讀者如何選擇閤適容值、ESR(等效串聯電阻)、ESL(等效串聯電感)的去耦電容,以及如何在PCB上進行最優布局,以抑製電源噪聲。 PCB製造與可製造性設計(DFM): DRC檢查與規則優化: 再次強調DRC檢查的重要性,以及如何理解和解決DRC報錯。 可製造性考量: 講解PCB製造過程中可能遇到的問題,如綫寬/綫距限製、過孔尺寸、阻焊層、絲印層等,並如何在設計階段就充分考慮DFM,減少製闆失敗的風險。 Gerber文件生成與檢查: 詳細講解如何生成符閤規範的Gerber文件,並提供檢查Gerber文件的工具和方法。 第三部分:典型高速接口設計案例剖析 為瞭讓讀者更好地掌握本書的理論與實踐,本部分將選取當前主流的高速接口進行案例分析,深入講解其在Cadence Allegro中的具體設計實現。 DDR SDRAM接口設計: 詳細講解DDR2/DDR3/DDR4等接口的時序要求、阻抗控製、長度匹配、信號完整性要求,以及在Cadence中的具體布綫技巧。 PCIe接口設計: 講解PCIe Gen3/Gen4等接口的差分布綫、阻抗匹配、眼圖要求,以及在Allegro中的布局布綫實踐。 USB 3.0/3.1/3.2接口設計: 分析這些高速串行接口的差分信號特性,以及如何進行阻抗控製和信號完整性優化。 以太網(Gigabit Ethernet)接口設計: 講解以太網物理層信號的特性、阻抗要求,以及在Allegro中的實現。 其他典型高速接口(如HDMI, SATA等)的設計要點: 簡要介紹其他常用高速接口的設計考量。 視頻教程的補充價值: 本書配備的視頻教程並非簡單的文字內容復述,而是與書本內容相互補充、相得益彰。視頻教程將以直觀的畫麵演示,配閤詳細的語音講解,帶領讀者一步步完成Cadence Allegro軟件中的關鍵操作,如: 軟件界麵導覽與基礎操作演示。 PCB庫的創建與導入。 布局工具的使用與器件擺放。 布綫工具的熟練運用,包括自動布綫與手動精細布綫。 特性阻抗計算工具的實際操作。 SI/PI仿真工具的參數設置與結果查看。 DRC檢查與錯誤修復過程演示。 Gerber文件生成與輸齣。 通過視頻教程,讀者可以更直觀地理解抽象的理論概念,更清晰地掌握軟件的操作技巧,從而大大縮短學習麯綫,加速設計實踐的進程。 本書的目標讀者: PCB設計工程師: 希望提升高速PCB設計能力,掌握Cadence Allegro的高級應用技巧。 硬件工程師: 需要深入理解PCB設計對信號質量的影響,能夠與PCB Layout工程師進行更有效的溝通與協作。 電子工程專業學生: 在校期間學習PCB設計課程,希望通過實際案例和工具應用,加深對理論知識的理解,為未來職業生涯打下堅實基礎。 嵌入式係統開發者: 在産品開發過程中,需要參與或理解PCB設計環節,以優化整體産品性能。 結語: 《Cadence高速PCB設計實戰攻略(配視頻教程)》是一本集理論深度、實操廣度與指導精度於一體的力作。我們相信,通過本書的學習,讀者不僅能夠熟練掌握Cadence Allegro在高速PCB設計中的應用,更重要的是能夠建立起一套科學、嚴謹的設計思維,應對未來日益復雜的高速電子設計挑戰。願本書成為您在高速PCB設計之路上的得力助手,助您設計齣高性能、高可靠性的電子産品。

用戶評價

評分

拿到這本書,第一感覺就是厚實,內容一定很紮實。我是一名初入高速 PCB 設計行業的新手,雖然參加過一些基礎培訓,但實際操作起來總感覺力不從心。尤其是在處理多層闆、差分走綫、BGA 封裝等復雜情況時,更是手足無措。網上搜集的信息碎片化嚴重,很多教程又跟不上最新的軟件版本,讓人無從下手。這本書的齣現,簡直是及時雨。我非常看重它在“高速”這個點上的強調,因為我知道,隨著電子産品性能的不斷提升,PCB 設計對速度的要求越來越高,很多經典的設計方法已經不再適用。我希望這本書能夠深入剖析高速信號傳輸的物理原理,並將其轉化為具體的設計指導,比如如何正確選擇過孔、如何優化走綫長度匹配、如何處理蛇形綫等。另外,我也非常關注書中關於 Layout 布局和布綫策略的部分,因為我知道一個好的布局布綫能夠事半功倍,避免很多後續的調試問題。我相信,通過學習這本書,我能夠建立起一套係統的高速 PCB 設計思維,掌握更先進的設計技巧,為我未來的職業發展打下堅實的基礎。

評分

最近公司在做一個對信號完整性要求非常高的項目,我負責其中的 PCB 設計部分。雖然我使用 Cadence 已經有些年頭瞭,但在處理高頻信號傳輸時,總是感覺有些力不從心,特彆是涉及到阻抗匹配、時序要求、眼圖分析等關鍵環節,我需要更深入、更係統的指導。市麵上關於 Cadence 的書籍我看過不少,但很多都偏重理論,或者內容更新不及時,很難滿足我迫切的實戰需求。這本書的齣現,無疑是一個巨大的驚喜。“實戰攻略”這四個字,直接點明瞭這本書的核心價值,我非常看重它能否提供一套清晰、可操作的流程,指導我如何從零開始,一步步完成一個高性能的高速 PCB 設計。我尤其期待書中能夠詳細講解如何進行信號完整性分析,包括如何準確設置仿真模型,如何理解和優化 TDR、S 參數等仿真結果,以及如何通過閤理的布局布綫來降低信號的損耗和反射。同時,我也希望書中能夠涵蓋電源完整性設計的技巧,例如如何優化電源平麵、如何選擇閤適的去耦電容,以及如何進行電源噪聲的分析和抑製。如果這本書能夠真正地提升我在高速 PCB 設計領域的實戰能力,那我一定會毫不猶豫地推薦給我的同事們。

評分

作為一個經驗豐富但一直在探索新技術的老兵,我對 Cadence 軟件的掌握可以說是有一定基礎,但對於“高速”領域,總覺得還有些東西沒有完全吃透。特彆是隨著集成電路的飛速發展,PCB 的設計復雜度呈幾何級增長,信號的頻率也越來越高,這些都給設計者帶來瞭巨大的挑戰。我一直在尋找一本能夠幫助我突破瓶頸、提升專業技能的書籍。這本書的題目讓我眼前一亮,"實戰攻略"錶明它不是一本空洞的理論堆砌,而是能夠解決實際問題的指南。我尤其關注書中對於信號完整性 (SI) 和電源完整性 (PI) 分析的深度和廣度,這絕對是高速 PCB 設計的核心。我希望書中能夠提供具體的分析流程、參數設置技巧,以及如何解讀和優化 SI/PI 仿真結果,真正做到“知其然,更知其所以然”。同時,對於 EMC/EMI 的問題,我希望書中能夠給齣切實可行的解決方案,比如如何進行電磁兼容設計,如何減少噪聲輻射,如何通過閤理的布局布綫來提升産品的可靠性。如果這本書能夠真正地幫助我提升在這些關鍵領域的實戰能力,那將是我今年收到的最好的禮物。

評分

我對 Cadence Allegro 軟件的瞭解,更多停留在基礎應用層麵,比如原理圖繪製、PCB 布局、簡單布綫等。但隨著工作需求的不斷提升,我意識到在高速數字信號設計、射頻電路設計等領域,Allegro 的高級功能和精細化操作至關重要。我一直在尋找一本能夠帶領我深入挖掘 Allegro 潛力的書籍。這本書的標題“Cadence高速PCB設計實戰攻略”正是我夢寐以求的。我非常期待書中能夠詳細講解如何利用 Cadence 提供的各種工具來優化高速信號的傳輸性能,例如如何進行精確的阻抗控製、如何設置差分對的走綫規則、如何進行 S 參數和 TDR 分析等。此外,對於電源完整性 (PI) 的設計,我也希望書中能夠提供實用的指導,如何進行電源分配網絡的優化,如何選擇閤適的去耦電容,以及如何通過仿真來驗證 PI 設計的有效性。更吸引我的是“配視頻教程”這一點,我相信視頻教程能夠更直觀地展示軟件操作的細節,幫助我更快地掌握這些復雜的設計技巧,並且能夠有效地解決我在實際設計過程中遇到的各種問題,讓我的設計水平更上一層樓。

評分

終於等到這本書上市瞭!一直以來,Cadence Allegro 軟件在高速 PCB 設計領域都是繞不開的巨頭,很多公司和項目都依賴它。我之前在工作中嘗試過一些基本操作,但總覺得不夠深入,很多高級功能和優化技巧更是摸不著頭腦。市麵上關於 Allegro 的書籍不少,但要麼過於理論化,要麼內容陳舊,很難跟上行業發展的步伐。看到這本書的標題,我眼前一亮,"實戰攻略"這四個字太吸引人瞭,感覺終於有瞭一本能夠指導我實際解決問題的書。我特彆期待它能在信號完整性、電源完整性、EMC/EMI 等關鍵領域給齣具體的指導,比如如何準確設置設計規則,如何進行阻抗匹配,如何分析 SI/PI 報告,以及如何規避 EMI 問題。而且,"配視頻教程"這一點更是讓我驚喜,這對於我這種邊學邊練的學習者來說,簡直是福音。我一直認為,對於復雜的軟件操作,光看文字描述很難完全理解,配閤視頻演示,纔能事半功倍。我希望這本書的視頻教程能覆蓋書中的每一個關鍵步驟和案例,讓我在跟著書本學習的同時,也能同步觀看視頻,加深理解和記憶。我已經迫不及待地想翻開它,開始我的 Cadence 高速 PCB 設計進階之旅瞭!

評分

書不錯,正在學習中

評分

主要是齣版時間比較新,希望能有新的領悟.

評分

還比較經典,幫公司買的,同事說不錯

評分

很不錯,講的很仔細

評分

好評滿意

評分

沒有發票,請寄發票

評分

書寫的很好 對我幫助很大

評分

很棒,快遞小哥服務好,點贊

評分

大緻瀏覽瞭一下,比較全麵

相關圖書

本站所有內容均為互聯網搜尋引擎提供的公開搜索信息,本站不存儲任何數據與內容,任何內容與數據均與本站無關,如有需要請聯繫相關搜索引擎包括但不限於百度google,bing,sogou

© 2025 book.coffeedeals.club All Rights Reserved. 靜流書站 版權所有